深圳市恒域新和电子有限公司
SMT , COB , DIP , 加工
松岗街道SMT加工价格「在线咨询」
发布时间:2020-07-14









一、DIP后焊不良-短路

特点:在不同线路上两个或两个以上之相邻焊点间,其焊垫上之焊锡产生相连现象。

允收标准:无此现象即为允收,若发现即需二次补焊。

影响性:严重影响电气特性,并造成零件严重损害。

1,短路造成原因:

1)板面预热温度不足。

2)输送带速度过快,润焊时间不足。

3)助焊剂活化不足。

4)板面吃锡高度过高。

5)锡波表面氧化物过多。

6)零件间距过近。

7)板面过炉方向和锡波方向不配合。



三、DIP后焊不良-元件脚长

特点:零件线脚吃锡后,其焊点线脚长度超过规定之高度者。

允收标准:φ≦0.8mm → 线脚长度小于2.5mm;φ>0.8mm → 线脚长度小于3.5mm

影响性:1.易造成锡裂。2.吃锡量易不足。3.易形成安距不足。

1,元件脚长造成原因:

1)插件时零件倾斜,造成一长一短。

2)加工时裁切过长。

元件脚长补救措施:

A.确保插件时零件直立,可以加工的方式避免倾斜。

B.加工时必须确保线脚长度达到规长度。

3)注意组装时偏上、下限之线脚长。



昨天在知乎里面提了个问题“电子元器件存放多久后需要重新评估焊锡性,有没有标准定义?”,一天下来发现大家其实针对这个问题都没有好好的研究过,所以今天在这里好好的跟大家讨论讨论关于电子元器件在运输与存储方面的一些标准,以及标准要求。

首先,我们先聊一下研究这个问题的背景,前不久我的一位从事供应商质量管理的朋友碰到了个麻烦事情,他们SMT在打板时发现有一个批次的MOSFET发生大批量拒焊问题,所以判定为零件长期未使用造成了元器件的焊锡性失效,但问题是制造商并没有将相应MOS的保质期写在零件的规格书中,所以导致这位SQE也没办法判定,是否为真的过期导致。◆插件加工我公司拥有专业的插件、后焊生产线,QC全流程把关,对任何产品都实行高标准的生产要求,特别是对产品外观有超高质量的产品,我公司可满足您的需求。




PCB在电子加工厂中已经得到了极为广泛的应用,因为PCB具有很多独特的有点。例如:可高密度化、高可靠性、可设计性、可生产性、可测试性、可组装性、可维护性等。

PCBA基材的分类一般是以绝缘部分为依据,常见的原料为电木板、玻璃纤维板、各种塑胶板等。而现在大多数PCB的制造商会以玻璃纤维、不织物料、以及树脂组成的绝缘部分,再以环氧树脂和铜箔压制成黏合片使用。





展开全文